<div dir="ltr"><div dir="ltr"><div><div><br></div><div>Notes from PSWS / TangerineSDR call of 03-08-2021</div><div><br></div><div>1. The meeting time changes next week to account for Daylight Saving Time.  Local time stays the same (6 PM PDT / 9 PM EDT) except for those who don't go on DST. Starts 0100Z Tuesday AM UTC.</div><div><br></div><div>2. Welcome to new attendee(s):  Cuomg Gaming, student learning about FPGA and coding.</div><div><br></div><div>3. Grape 1 documentation available at:</div><div><a href="https://github.com/HamSCI/PSWS_Documentation/tree/master/Grape_Gen1_PSWS">https://github.com/HamSCI/PSWS_Documentation/tree/master/Grape_Gen1_PSWS</a></div><div><br></div><div>4. Joe W7LUX working on a phase noise measuring setup that should be able to resolve down to the PSWS project requirements.</div><div><br></div><div>5. Jonathan mentioned vlfrx tools for analyzing VLF signals:</div><div><a href="http://abelian.org/vlfrx-tools/">http://abelian.org/vlfrx-tools/</a></div><div><br></div><div>6. Discussion on the  DE-LH protocol: how can the host identify how the data engine is equipped, which modules are installed, what FPGA code and version is loaded, etc?  We need to refine the existing document. Dave was asked to propose additions to the discovery response that contain the FPGA load name, revision, module equippage, Port_A, etc.  More detail would then be handled by FPGA-load-dependent responses (different protocol document).</div><div><br></div><div>7. David, Scotty, and Tom to work offline on receiver ADC to DE electrical interface issues: LVDS vs. CMOS.</div><div><br></div></div><div>-- Tom, N5EG</div><div><br></div><div><br></div></div></div>