<div dir="ltr"><div dir="ltr"><div><br></div><div>Notes from PSWS / TangerineSDR call of 09-30-2019</div><div><br></div><div>1. Scotty has uploaded a diagram of the proposed clock tree to TangerineSDR.com. It tries to accommodate different solutions: GPSDO and Low cost VCXO locked to external reference by the FPGA.</div><div><br></div><div>2. Where should the DCC presentations by placed on the web? (those not printed in the conference proceedings).   TAPR.org? TangerineSDR.com?  Scotty and Dave L. to resolve.</div><div><br></div><div>3. Rob mentioned the work of Glenn Elmore, N6GN on small 0.1-30 MHz active antennas that have good low noise performance.</div><div><br></div><div>4. Rob mentioned the work of Fred Harris on a lower-noise (at a given bit truncation level?) and computationally more efficient method than CIC for decimation filtering. Rob has a reference to the paper.</div><div><br></div><div>-- Tom, N5EG</div><div><br></div><div><br></div><div><br></div><div><br></div></div></div>